Template:CPU_technologies
[Wikipedia|▼Menu]










CPUテクノロジー
アーキテクチャ

ISA: CISC

EDGE

EPIC

MISC(英語版)

OISC

RISC

VLIW

ZISC(英語版)

ハーバード・アーキテクチャ

ノイマン型

4ビット

8ビット

12ビット

16ビット

18ビット

24ビット

31ビット

32ビット

36ビット

48ビット

60ビット

64ビット

128ビット

並列処理

パイプライン

命令パイプライン

イン・オーダー&アウト・オブ・オーダー

レジスタ・リネーミング

投機的実行

レベル

ビット

命令

スーパースカラー

データ

タスク

スレッド

マルチスレッディング

同時マルチスレッディング

ハイパースレッディング

スーパースレッディング(英語版)

コア

シングルコア

マルチコア

ホモジニアスマルチコア

ヘテロジニアスマルチコア


フリンの分類

SISD

SIMD

MISD

MIMD


タイプ

マイクロプロセッサ

DSP

マイクロコントローラ

System-on-a-chip

ベクトルプロセッサ

コンポーネント

演算装置

Back-side bus

マルチプレクサ

デマルチプレクサ

レジスタ

MMU

TLB

キャッシュ

レジスタファイル

マイクロコード

制御装置

CPUクロック

電源管理

APM

ACPI

Dynamic frequency scaling(英語版)

Dynamic voltage scaling(英語版)

Clock gating(英語版)


記事の検索
おまかせリスト
▼オプションを表示
ブックマーク登録
mixiチェック!
Twitterに投稿
オプション/リンク一覧
話題のニュース
列車運行情報
暇つぶしWikipedia

Size:6852 Bytes
出典: フリー百科事典『ウィキペディア(Wikipedia)
担当:undef