Sandy_Bridgeマイクロアーキテクチャ
[Wikipedia|▼Menu]
.mw-parser-output .ambox{border:1px solid #a2a9b1;border-left:10px solid #36c;background-color:#fbfbfb;box-sizing:border-box}.mw-parser-output .ambox+link+.ambox,.mw-parser-output .ambox+link+style+.ambox,.mw-parser-output .ambox+link+link+.ambox,.mw-parser-output .ambox+.mw-empty-elt+link+.ambox,.mw-parser-output .ambox+.mw-empty-elt+link+style+.ambox,.mw-parser-output .ambox+.mw-empty-elt+link+link+.ambox{margin-top:-1px}html body.mediawiki .mw-parser-output .ambox.mbox-small-left{margin:4px 1em 4px 0;overflow:hidden;width:238px;border-collapse:collapse;font-size:88%;line-height:1.25em}.mw-parser-output .ambox-speedy{border-left:10px solid #b32424;background-color:#fee7e6}.mw-parser-output .ambox-delete{border-left:10px solid #b32424}.mw-parser-output .ambox-content{border-left:10px solid #f28500}.mw-parser-output .ambox-style{border-left:10px solid #fc3}.mw-parser-output .ambox-move{border-left:10px solid #9932cc}.mw-parser-output .ambox-protection{border-left:10px solid #a2a9b1}.mw-parser-output .ambox .mbox-text{border:none;padding:0.25em 0.5em;width:100%;font-size:90%}.mw-parser-output .ambox .mbox-image{border:none;padding:2px 0 2px 0.5em;text-align:center}.mw-parser-output .ambox .mbox-imageright{border:none;padding:2px 0.5em 2px 0;text-align:center}.mw-parser-output .ambox .mbox-empty-cell{border:none;padding:0;width:1px}.mw-parser-output .ambox .mbox-image-div{width:52px}html.client-js body.skin-minerva .mw-parser-output .mbox-text-span{margin-left:23px!important}@media(min-width:720px){.mw-parser-output .ambox{margin:0 10%}}

この記事は検証可能参考文献や出典が全く示されていないか、不十分です。出典を追加して記事の信頼性向上にご協力ください。(このテンプレートの使い方
出典検索?: "Sandy Bridgeマイクロアーキテクチャ" ? ニュース ・ 書籍 ・ スカラー ・ CiNii ・ J-STAGE ・ NDL ・ dlib.jp ・ ジャパンサーチ ・ TWL(2018年10月)

Sandy Bridge生産時期2011年1月から
生産者インテル
プロセスルール32nm
アーキテクチャx64
命令セットx86-64, Intel 64
コア数1から8
(スレッド数:1から16)
ソケット.mw-parser-output .plainlist--only-child>ol,.mw-parser-output .plainlist--only-child>ul{line-height:inherit;list-style:none none;margin:0;padding-left:0}.mw-parser-output .plainlist--only-child>ol li,.mw-parser-output .plainlist--only-child>ul li{margin-bottom:0}

LGA 1155

LGA 2011

前世代プロセッサNehalem
次世代プロセッサIvy Bridge
ブランド名

Core i3

Core i5

Core i7

Celeron

Pentium

Xeon

テンプレートを表示

Sandy Bridgeマイクロアーキテクチャ(サンディブリッジ マイクロアーキテクチャ)とは、インテルによって開発されたNehalemマイクロアーキテクチャに継ぐマイクロプロセッサマイクロアーキテクチャであり、第二世代Coreプロセッサーとして製品化されている。第二世代Coreプロセッサーという言葉は、IntelがSandy Bridgeマイクロアーキテクチャで初めて用いた言葉であり、CoreマイクロアーキテクチャとNehalemマイクロアーキテクチャのCoreブランドのプロセッサは、前世代Coreプロセッサーと定義している。このことから、AVX命令セットの追加が第二世代Coreプロセッサーの定義だと推定される。特にCore ixプロセッサの世代を区別する場合は、Sandy Bridgeマイクロアーキテクチャを第二世代Core ixプロセッサー、Nehalemマイクロアーキテクチャを前世代Core ixプロセッサーと区別している。Xeon、第二世代Core i7、第二世代Core i5、第二世代Core i3PentiumCeleronブランドで商品提供している。
概要

イスラエルハイファを拠点とする開発チームが開発を担当している。2007年IDFでは、「Gesher」(ヘブライ語を意味する)という名前で触れられたが、諸事情により現在の名前に変更された。2009年のIDFで2GHzで動作する試作品が公開された。ソケットは、サーバおよびハイエンド向けにLGA2011、普及帯にLGA1155がある[1]。32nmプロセスルールにて製造される。ラスベガスで開催されるCES2011にて米国時間2011年1月5日に発表され[2][3]1月9日に発売解禁となった。


次ページ
記事の検索
おまかせリスト
▼オプションを表示
ブックマーク登録
mixiチェック!
Twitterに投稿
オプション/リンク一覧
話題のニュース
列車運行情報
暇つぶしWikipedia

Size:67 KB
出典: フリー百科事典『ウィキペディア(Wikipedia)
担当:undef