Peripheral_Component_Interconnect
[Wikipedia|▼Menu]
MSI (Message Signaled Interrupt) というサイドバンド信号線無しで割り込み通知等の機能が追加され、これに準拠した別ケーブル無しでのWOL対応イーサネットカードやPCMCIAインタフェースが販売された。
2000年 PCI 2.3へ改訂。
5 V信号のみで動作する拡張カードの廃止。5 V信号で動作するマザーボード側スロットは引き続き仕様に含まれる。
2002年 PCI 3.0制定。
5 V信号で動作するマザーボード側スロットの廃止。5 V信号と3.3 V信号の双方に対応する拡張カードは引き続き仕様に含まれる。
2002年 派生規格 PCI-X 1.0b 及び PCI-X 2.0制定。
64bit PCIの後継規格で、1バスセグメント内で66 MHzなら4本、100 MHzなら2本、133 MHz動作なら1本のスロットが使用可能などの機能拡張が行われている。PCI-X 2.0では、信号電圧の1.5 Vへの動的変更を行うことで、DDR (Double Data Rate:倍速)やQDR(Quad Data Rate : 4倍速)でのデータ転送をサポートする。
2002年 後継規格 PCI Express 1.0制定。
プロトコルと信号が混在していたPCIを見直し、各層を完全に分割し、スケーラビリティを確保した規格。これ以降のPCの標準汎用拡張バスとなった。
2003年 ExpressCard策定。
PCカードにおけるPCI Express派生規格としてExpressCardが策定され、一時期はPCカードスロットの置き換えが進められた。しかしビジネス向けノートでは旧来のPCカードの需要が根強かったことや、急速に小型化が進んだネットブックではUSBやメモリーカード用スロットで済まされるケースが目立ったこともあり、結果的にPCカードほどは普及せずに衰退した。
脚注[脚注の使い方]
注釈・出典^ PCI Local Bus Specification Revision 2.2, PCI Special Interest Group, 1998, p. 4
^ ただし、これは一定の余裕を確保した値である。そのため、PCIバス全盛期のPC/AT互換機用マザーボードでは基板の回路設計を工夫してバスの負荷を軽減し、4スロット前提のIRQルーティングを拡張・整合させる回路を付加することで、[要出典]最大6スロットの32ビット33 MHz PCIバススロットを1バスセグメント接続で実装する製品が多数存在した。

参考 「Peripheral Component Interconnect」をさらに詳しく知るための発展資料

立本, 博文「 ⇒PCのバス・アーキテクチャの変遷と競争優位:なぜ互換機メーカは、IBM プラットフォームを乗り越えられたのか? ―IBM がプラットフォームリーダシップを失うまで―」(PDF)『MMRC Discussion Paper』第163巻、東京大学ものづくり経営研究センター、2007年4月。 

立本, 博文「 ⇒PCのバス・アーキテクチャの変遷と競争優位 ―なぜ Intel は、プラットフォーム・リーダシップを獲得できたか―」(PDF)『MMRC Discussion Paper』第171巻、東京大学ものづくり経営研究センター、2007年7月。 

関連項目

PCI Express - 後継規格

PCI設定空間(英語版)

Accelerated Graphics Port (AGP)

Extended Industry Standard Architecture (EISA)

Industry Standard Architecture (ISA)

Micro Channel Architecture (MCA)

VESA ローカルバス(VLバス)

APバス

XTバス

ロープロファイルPCI

コンパクトPCI

ペリフェラル

コンポーネント

インターコネクト(英語版)

外部リンク.mw-parser-output .side-box{margin:4px 0;box-sizing:border-box;border:1px solid #aaa;font-size:88%;line-height:1.25em;background-color:#f9f9f9;display:flow-root}.mw-parser-output .side-box-abovebelow,.mw-parser-output .side-box-text{padding:0.25em 0.9em}.mw-parser-output .side-box-image{padding:2px 0 2px 0.9em;text-align:center}.mw-parser-output .side-box-imageright{padding:2px 0.9em 2px 0;text-align:center}@media(min-width:500px){.mw-parser-output .side-box-flex{display:flex;align-items:center}.mw-parser-output .side-box-text{flex:1}}@media(min-width:720px){.mw-parser-output .side-box{width:238px}.mw-parser-output .side-box-right{clear:right;float:right;margin-left:1em}.mw-parser-output .side-box-left{margin-right:1em}}ウィキメディア・コモンズには、Peripheral Component Interconnectに関連するカテゴリがあります。

PCI-SIG










バス
主要項目

システムバス

フロントサイドバス

バックサイドバス(英語版)

デイジーチェーン

コントロールバス(英語版)

アドレスバス

バスコンテンション(英語版)

バスマスタリング

ネットワークオンチップ(英語版)

プラグアンドプレイ

バス帯域幅の一覧

コンピュータバス規格

S-100バス

Unibus

VAXBI(英語版)

MBus

STD Bus(英語版)

SMBus(英語版)

Q-bus

Europe Card Bus(英語版)

ISA

STEbus(英語版)

Zorro II(英語版)

Zorro III(英語版)

CAMAC(英語版)

FASTBUS(英語版)

LPC

HP Precision Bus(英語版)

EISA

VME

VXIバス

NuBus

TURBOchannel(英語版)

MCA

SBus

Cバス


次ページ
記事の検索
おまかせリスト
▼オプションを表示
ブックマーク登録
mixiチェック!
Twitterに投稿
オプション/リンク一覧
話題のニュース
列車運行情報
暇つぶしWikipedia

Size:28 KB
出典: フリー百科事典『ウィキペディア(Wikipedia)
担当:undef