DDR2_SDRAM
[Wikipedia|▼Menu]

DDR2 SDRAM
Double Data Rate 2 Synchronous Dynamic Random-Access MemoryType of
RAM
Front and back of a 2GB PC2-5300 DDR2 RAM module for desktop PCs (DIMM)
開発元Samsung
JEDEC
タイプSDRAM
世代2nd generation
発売日2003年 (2003)
規格.mw-parser-output .plainlist--only-child>ol,.mw-parser-output .plainlist--only-child>ul{line-height:inherit;list-style:none none;margin:0;padding-left:0}.mw-parser-output .plainlist--only-child>ol li,.mw-parser-output .plainlist--only-child>ul li{margin-bottom:0}

DDR2-400 (PC2-3200)

DDR2-533 (PC2-4266)

DDR2-667 (PC2-5333)

DDR2-800 (PC2-6400)

DDR2-1066 (PC2-8500)

クロックレート100?266 MHz
サイクルタイム10?3.75 ns
バスクロック
レート200?533 MHz
転送速度400?1066 MT/s
電圧1.8 V
前世代DDR SDRAM
次世代DDR3 SDRAM
ヒートスプレッダ付のDDR2 SDRAM(PC2-6400)ノートPCなどで使われるSO-DIMM

DDR2 SDRAM (Double-Data-Rate2 Synchronous Dynamic Random Access Memory) は、半導体集積回路で構成されるDRAMの規格の一種である。

4ビットのプリフェッチ機能(CPUがデータを必要とする前にメモリから先読みして取り出す機能)をもつ。内部クロックの2倍の外部クロックを用いるため、クロックの等倍で動作するDDR SDRAMの2倍、SDRAMの4倍のデータ転送速度が理論上得られる。パーソナルコンピュータにおいて2005年?2009年頃(Pentium 4後期?Intel Core 2)の主要なメインメモリとして、携帯電話においては2011年から(Cortex-A9など)用いられている。
仕様

DDR2 SDRAMにはメモリチップとメモリモジュールの2つの規格が存在し、メモリチップ規格は最大動作周波数、モジュール規格は搭載メモリチップの(すなわちメモリモジュールとしての)転送速度を示している。以下、バス幅64ビットの場合の表。パソコンで使われるDDR2はシングルチャンネルは64ビットをさすが、携帯電話などで使われるLPDDR2はバス幅32ビットがシングルチャネルを指すことに注意。

チップ規格モジュール
規格メモリクロック
(MHz)バスクロック
(MHz)転送速度
(GB/秒)
DDR2-400PC2-32001002003.200
DDR2-533PC2-42001332664.267
DDR2-667PC2-53001663335.333
DDR2-800PC2-64002004006.400
DDR2-900PC2-72002254507.200
DDR2-1000PC2-80002505008.000
DDR2-1066PC2-85002665338.533
DDR2-1150PC2-92002875759.200
DDR2-1200PC2-96003006009.600
DDR2-1333PC2-1066433366610.6

チップ「DDR2-800」モジュール「PC2-6400」以降(数字が大きいものほど新しい)は、チップ規格の「DDR2-1066」を除きJEDECで規格制定されていない独自仕様である。
低電圧版

通常の DDR2 は 1.8V 駆動。

LV-DDR2 (DDR2L) - 1.5V

LPDDR2 - 1.2V

モジュールデスクトップ用メモリの切り欠きの位置の違いSO-DIMMでも切り欠き位置は変えられている

モジュールの動作電源電圧は、用いるメモリチップのリーク電流が減少したことが可能にした(従前規格であるDDR SDRAMの2.5V/2.6Vに比してより低い)1.8Vであり、これの副次効果として高いスルー・レートと消費電力の低減、それによる発熱の減少が得られた。動作電源電圧の差異からDDR SDRAMモジュールとの互換性はない。
日本における市場動向

パーソナルコンピュータ用途のものは、2004年から出回り始め、2006年以降、市場で主流のメモリモジュール規格となった。Pentium 4後期からCore 2あたりまで使われていた。Core 2 の FSB は最高でも 1600MHz (12.8GB/s) だったため、DDR2-800 をデュアルチャンネル構成で用いる(12.8GB/s)ことで十分であった。2009年では容量あたりの販売価格が非常に安いメモリであったが、後継の規格として一層の高速動作・消費電力低減を実現したDDR3 SDRAMが2007年から市場に出回り始め、2010年には自作パソコン向けマザーボードの新作ラインアップはほぼ完全にDDR3 SDRAMに移行した。
関連項目

レイテンシ (CAS-TRCD-TRP-TRAS)

JEDEC
.mw-parser-output .asbox{position:relative;overflow:hidden}.mw-parser-output .asbox table{background:transparent}.mw-parser-output .asbox p{margin:0}.mw-parser-output .asbox p+p{margin-top:0.25em}.mw-parser-output .asbox{font-size:90%}.mw-parser-output .asbox-note{font-size:90%}.mw-parser-output .asbox .navbar{position:absolute;top:-0.90em;right:1em;display:none}

この項目は、コンピュータに関連した書きかけの項目です。この項目を加筆・訂正などしてくださる協力者を求めていますPJ:コンピュータ/P:コンピュータ)。
.mw-parser-output .hlist ul,.mw-parser-output .hlist ol{padding-left:0}.mw-parser-output .hlist li,.mw-parser-output .hlist dd,.mw-parser-output .hlist dt{margin-right:0;display:inline-block;white-space:nowrap}.mw-parser-output .hlist dt:after,.mw-parser-output .hlist dd:after,.mw-parser-output .hlist li:after{white-space:normal}.mw-parser-output .hlist li:after,.mw-parser-output .hlist dd:after{content:" ・\a0 ";font-weight:bold}.mw-parser-output .hlist dt:after{content:": "}.mw-parser-output .hlist-pipe dd:after,.mw-parser-output .hlist-pipe li:after{content:" |\a0 ";font-weight:normal}.mw-parser-output .hlist-hyphen dd:after,.mw-parser-output .hlist-hyphen li:after{content:" -\a0 ";font-weight:normal}.mw-parser-output .hlist-comma dd:after,.mw-parser-output .hlist-comma li:after{content:"、";font-weight:normal}.mw-parser-output .hlist-slash dd:after,.mw-parser-output .hlist-slash li:after{content:" /\a0 ";font-weight:normal}.mw-parser-output .hlist dd:last-child:after,.mw-parser-output .hlist dt:last-child:after,.mw-parser-output .hlist li:last-child:after{content:none}.mw-parser-output .hlist dd dd:first-child:before,.mw-parser-output .hlist dd dt:first-child:before,.mw-parser-output .hlist dd li:first-child:before,.mw-parser-output .hlist dt dd:first-child:before,.mw-parser-output .hlist dt dt:first-child:before,.mw-parser-output .hlist dt li:first-child:before,.mw-parser-output .hlist li dd:first-child:before,.mw-parser-output .hlist li dt:first-child:before,.mw-parser-output .hlist li li:first-child:before{content:" (";font-weight:normal}.mw-parser-output .hlist dd dd:last-child:after,.mw-parser-output .hlist dd dt:last-child:after,.mw-parser-output .hlist dd li:last-child:after,.mw-parser-output .hlist dt dd:last-child:after,.mw-parser-output .hlist dt dt:last-child:after,.mw-parser-output .hlist dt li:last-child:after,.mw-parser-output .hlist li dd:last-child:after,.mw-parser-output .hlist li dt:last-child:after,.mw-parser-output .hlist li li:last-child:after{content:")\a0 ";font-weight:normal}.mw-parser-output .hlist ol{counter-reset:listitem}.mw-parser-output .hlist ol>li{counter-increment:listitem}.mw-parser-output .hlist ol>li:before{content:" "counter(listitem)" ";white-space:nowrap}.mw-parser-output .hlist dd ol>li:first-child:before,.mw-parser-output .hlist dt ol>li:first-child:before,.mw-parser-output .hlist li ol>li:first-child:before{content:" ("counter(listitem)" "}.mw-parser-output .navbar{display:inline;font-size:75%;font-weight:normal}.mw-parser-output .navbar-collapse{float:left;text-align:left}.mw-parser-output .navbar-boxtext{word-spacing:0}.mw-parser-output .navbar ul{display:inline-block;white-space:nowrap;line-height:inherit}.mw-parser-output .navbar-brackets::before{margin-right:-0.125em;content:"[ "}.mw-parser-output .navbar-brackets::after{margin-left:-0.125em;content:" ]"}.mw-parser-output .navbar li{word-spacing:-0.125em}.mw-parser-output .navbar-mini abbr{font-variant:small-caps;border-bottom:none;text-decoration:none;cursor:inherit}.mw-parser-output .navbar-ct-full{font-size:114%;margin:0 7em}.mw-parser-output .navbar-ct-mini{font-size:114%;margin:0 4em}.mw-parser-output .infobox .navbar{font-size:88%}.mw-parser-output .navbox .navbar{display:block;font-size:88%}.mw-parser-output .navbox-title .navbar{float:left;text-align:left;margin-right:0.5em}

表示

編集










DRAMの種類
非同期

FPM RAM

EDO RAM

同期

SDRAM

DDR SDRAM

DDR2 SDRAM

DDR3 SDRAM

DDR4 SDRAM

DDR5 SDRAM


LPDDR(モバイル用DDR)

Fast Cycle DRAM(英語版)(FCRAM)

eDRAM

RLDRAM(英語版)

HBM

HBM2

HBM3


Hybrid Memory Cube(英語版)

グラフィック

VRAM

WRAM

MDRAM

SGRAM

GDDR

DDR2

GDDR3

GDDR4

DDR3

GDDR5

GDDR6


ラムバス

RDRAM

XDR DRAM

XDR2 DRAM(英語版)

モジュール

SIMM

DIMM

SO-DIMM

UniDIMM(英語版)

CAMM

リスト

DRAMスケジュール

SDRAMスケジュール

帯域幅

トランジスタ数


記事の検索
おまかせリスト
▼オプションを表示
ブックマーク登録
mixiチェック!
Twitterに投稿
オプション/リンク一覧
話題のニュース
列車運行情報
暇つぶしWikipedia

Size:12 KB
出典: フリー百科事典『ウィキペディア(Wikipedia)
担当:undef