Cascade Lake生産者インテル
プロセスルール14nm
アーキテクチャx64
命令セットx86-64, Intel 64
ソケットLGA3647, BGA5903, LGA2066
前世代プロセッサSkylake
次世代プロセッサIce Lake
ブランド名.mw-parser-output .plainlist--only-child>ol,.mw-parser-output .plainlist--only-child>ul{line-height:inherit;list-style:none none;margin:0;padding-left:0}.mw-parser-output .plainlist--only-child>ol li,.mw-parser-output .plainlist--only-child>ul li{margin-bottom:0}
Core i7
Core i9
第2世代Xeon SP
テンプレートを表示
Cascade Lakeマイクロアーキテクチャ(カスケードレイクマイクロアーキテクチャ)はインテルの14nmのマイクロプロセッサのアーキテクチャである[1]。Cascade Lakeはインテルのチックタック戦略の中の最適化の部分を担っている[2][3][4][5][6]。Cascade Lakeは3D XPointを元にしたメモリーモジュールをサポートする初めてのマイクロプロセッサであるとインテルは述べている[7]。
またCascade Lakeは深層学習に最適化された命令セット AVX-512 VNNI を搭載している[8]。
相違点
サーバー向け: Cascade Lake-SP, Cascade Lake-AP
ワークステーション向け: Cascade Lake-W
ハイエンドデスクトップ向け: Cascade Lake-X
脚注[脚注の使い方]^ Cutress, Ian (2018年8月19日). “Intel at Hot Chips 2018: Showing the Ankle of Cascade Lake
表
話
編
歴
インテルのマイクロプロセッサ
生産終了
x86以前(4ビット)
4004
4040
x86以前(8ビット)
8008
8080
8085
x86(x86-16、16ビット)
8086
8088
80186
80188
80286
IA-32(x86-32、32ビット)
80386
80486
* DX2
DX4
Pentium (1993-2009)
Pro
II
III
4
4-M
M
Core
Celeron M
Celeron D
A100
Atom
EP80579
Quark
x64(x86-64、64ビット)
Pentium
4
D
EE
Dual-Core
Celeron D
Core 2
Celeron (2010-2022)
Pentium (2010-2022)
Core M
IA-64(64ビット)
Itanium
その他
iAPX 432 ? RISC: i860
i960
StrongARM
XScale
現行
x64(x86-64、64ビット)
Atom
C
P
Intel Processor
無印
T
U
N
Core (2008-2023)
i3
i5
i7
i9
X
Core Ultra
5
7
9
Core (2024-)
3
5
7
Xeon
Phi
その他
CPUソケット
チップセット
PCH
HD Graphics
Xe
GMA
ICH
チック・タック
Larrabee
マイクロ
アーキテクチャ
P5ベースのコア
0.90 μm
P5
0.60 μm
P54C
0.35 μm
P54CS
P55C
0.25 μm
Tillamook