CPU
[Wikipedia|▼Menu]
□記事を途中から表示しています
[最初から表示]

^ 64ビット版Microsoft WindowsにはWOW64サブシステムが搭載されている。64ビット版macOSもまた32ビットアプリケーションの動作をサポートするが、High Sierra以降では非推奨となり、起動時に警告が表示されるようになっている。macOS Catalinaでは32ビットアプリケーションのサポートが打ち切られた。
^ x86版Microsoft Windowsは32ビットのx86 CPUを搭載するシステムのほか、64ビットのx64 CPUを搭載するシステムにインストールして実行することもできる。

出典^ a b [https://e-words.jp/w/CPU.html e-words【CPU】
^ CPU(シー ピー ユー)とは - コトバンク 。ASCII.jpデジタル用語事典、大辞林、他
^ インテルR Core? プロセッサー・ファミリー - 最新世代の Core? プロセッサー・ファミリーを表示する
^ ノジマ電機「M1チップ搭載のMacBook Pro 13インチを比較レビュー」
^ “ ⇒ARM、プロセッサの出荷個数100億個を達成”. ARM社 ニュースリリース (2008年1月25日). 2009年5月10日閲覧。
^ 25周年を迎えた、インテルのx86アーキテクチャ, 2003年6月10日, CNET Japan
^ 64 ビット版または 32 ビット版の Office を選択する - Office サポート
^ 64 ビット版 Office について ? Office IT 担当者向けブログ
^ Support Plan for 32-bit and 64-bit Operating Systems 。NVIDIA
^http://www.hal.ipc.i.u-tokyo.ac.jp/research/titac/index.html
^ パソコンの頭脳「CPU」どこを見れば性能がわかるの?(1/2) - FMVサポート : 富士通パソコン

参考文献

この節には参考文献外部リンクの一覧が含まれていますが、脚注による参照が不十分であるため、情報源が依然不明確です。適切な位置に脚注を追加して、記事の信頼性向上にご協力ください。(2021年11月)


ジョン・L・ヘネシー/デイビッド・A・パターソン著、富田眞冶/村上和彰/新實治男訳、『コンピュータ・アーキテクチャ 設計・実現・評価の定量的アプローチ』、日経BP社、ISBN 4-8222-7152-8

デイビッド・A・パターソン/ジョン・L・ヘネシー著、成田光彰訳、『コンピュータの構成と設計 ハードウエアとソフトウエアのインタフェース 第3版(上/下)』、日経BP社、ISBN 4-8222-8266-X/ISBN 4-8222-8267-8

マイク・ジョンソン著、村上和彰監訳、『スーパスカラ・プロセッサ- マイクロプロセッサ設計における定量的アプローチ -』、日経BP社、ISBN 4-8227-1002-5

中森章著、『マイクロプロセッサ・アーキテクチャ入門 RISCプロセッサの基礎から最新プロセッサのしくみまで TECHI Vol.20』、CQ出版社、ISBN 4-7898-3331-3

渡波 郁、『CPUの創りかた』 毎日コミュニケーションズ, 2003, ISBN 978-4839909864

関連項目body:not(.skin-minerva) .mw-parser-output .columns-list__wrapper{margin-top:0.3em}body:not(.skin-minerva) .mw-parser-output .columns-list__wrapper>ul,body:not(.skin-minerva) .mw-parser-output .columns-list__wrapper>ol{margin-top:0}body:not(.skin-minerva) .mw-parser-output .columns-list__wrapper--small-font{font-size:90%}

CPU年表

4ビット

8ビット

16ビット

24ビット

32ビット

64ビット

CPU設計

CPUの冷却装置

クロック周波数

オーバークロック


動作環境

命令セット

キャッシュメモリ

演算装置FPUスタックマシンマイクロコントローラ

バス (コンピュータ)

CISC / RISC

計算機科学

計算機工学

パイプライン処理 - 命令パイプライン

マイクロプロセッサ

マイクロプログラム方式

スーパースケーラ

ベクトル計算機

ストリーム・プロセッシング

外部リンク

『CPU
』 - コトバンク










CPUテクノロジー
アーキテクチャ

ISA: CISC

EDGE

EPIC

MISC(英語版)

OISC

RISC

VLIW

ZISC(英語版)

ハーバード・アーキテクチャ

ノイマン型

4ビット

8ビット

12ビット

16ビット

18ビット

24ビット

31ビット

32ビット

36ビット

48ビット

60ビット

64ビット

128ビット

並列処理

パイプライン

命令パイプライン

イン・オーダー&アウト・オブ・オーダー

レジスタ・リネーミング

投機的実行

レベル

ビット

命令

スーパースカラー

データ

タスク

スレッド

マルチスレッディング

同時マルチスレッディング

ハイパースレッディング

スーパースレッディング(英語版)

コア

シングルコア

マルチコア

ホモジニアスマルチコア

ヘテロジニアスマルチコア


フリンの分類

SISD

SIMD

MISD

MIMD


タイプ

マイクロプロセッサ

DSP

マイクロコントローラ


次ページ
記事の検索
おまかせリスト
▼オプションを表示
ブックマーク登録
mixiチェック!
Twitterに投稿
オプション/リンク一覧
話題のニュース
列車運行情報
暇つぶしWikipedia

Size:83 KB
出典: フリー百科事典『ウィキペディア(Wikipedia)
担当:undef