同時マルチスレッディング
□記事を途中から表示しています
[最初から表示]
^ IBMのPOWER7以降や、サン・マイクロシステムズ(現オラクル)のUltraSPARC Tシリーズなど。
出典^ T. Marr et al.,Hyper-Threading Technology Architecture and Microarchitecture,Intel Technology Journal Q1, 2002, HYPER-THREADING TECHNOLOGYARCHITECTURE節最終パラグラフ他
^ T. Marr et al.,Hyper-Threading Technology Architecture and Microarchitecture,Intel Technology Journal Q1, 2002, Processor Microarchitecture節第1パラグラフ
^ Dean M. Tullsen, Susan J. Eggers, and Henry M. Levy, ISCA96, Simultaneous Multithreading: Maximizing On-Chip Parallelism (1995), Figure 1
^ Dean M. Tullsen, Susan J. Eggers, and Henry M. Levy, ISCA96, Simultaneous Multithreading: Maximizing On-Chip Parallelism (1995), Abstract
^ PassMark - Intel Core i9-9900K @ 3.60GHz - Price performance comparison
^ PassMark - Intel Core i7-9700K @ 3.60GHz - Price performance comparison
^ Benchmark guidelines 。cpu-monkey
^ Intel Core i9-9900K Benchmark, Test and specs 。cpu-monkey
^ Intel Core i7-9700K Benchmark, Test and specs 。cpu-monkey
^ Intel Core i9-9900K vs Intel Core i7-9700K Benchmark, comparison and differences 。cpu-monkey
^ ハイパースレッディングとは?- インテル
^ Hisa Ando 2011, p. 249.
^ 完全版!! 「Core i7」極限検証 - 内部アーキテクチャ解析編 (23) 。マイナビニュース
^ ASCII.jp:マルチコアCPUの消費電力はスケジューリングで変わる? (4/4)
^ ASCII.jp:Core iシリーズにも使われる「SMT」の利点と欠点 (4/4)
^ Intel次期CPU「Alder Lake」はWindows 11に最適化されたスレッド割り当て機能を搭載 - PC Watch
^ ASCII.jp:HotChips 33で判明したAlder Lakeの詳細 インテル CPUロードマップ (1/3)
^ 一つのCPUで複数のスレッドを実行する技術「SMT」が合理的でなくなってきているとの指摘 - GIGAZINE
^ Hyper-Threading有効時にスレッド上の情報が盗まれる「PortSmash」 ?Intel製品のほかRyzenにも影響か - PC Watch
^ Ryzen/EPYCの実行ユニットスケジューラに脆弱性が発見される - PC Watch
^ Design of an 8-wide superscalar RISC microprocessor with simultaneous multithreadingPreston, R.P.; Badeau, R.W.; Bailey, D.W.; Bell, S.L.; Biro, L.L.; Bowhill, W.J.; Dever, D.E.; Felix, S.; Gammack, R.; Germini, V.; Gowan, M.K.; Gronowski, P.; Jackson, D.B.; Mehta, S.; Morton, S.V.; Pickholtz, J.D.; Reilly, M.H.; Smith, M.J.Solid-State Circuits Conference, 2002. Digest of Technical Papers. ISSCC. 2002 IEEE InternationalVolume 1, Issue , 2002 Page(s):334 - 472 vol.1
^ 西川善司の3DゲームファンのためのPS3アーキテクチャ講座
^ 日経コンピュータ2007年10月1日号p181
^ Ryzenはなぜ「ゲーム性能だけあと一歩」なのか? テストとAMD担当者インタビューからその特性と将来性を本気で考える
^ Arm、自動車向けアプリケーションプロセッサIP「Cortex-A65AE」を発表 。マイナビニュース
参考文献
Hisa Ando『プロセッサを支える技術 : 果てしなくスピードを追求する世界』技術評論社、2011年1月25日。ISBN 978-4-7741-4521-1。
関連項目
マルチコア
ハードウェアマルチスレッディング
外部リンク
⇒SMT research at the University of Washington
表
話
編
歴
CPUテクノロジー
アーキテクチャ
ISA: CISC
EDGE
EPIC
MISC(英語版)
OISC
RISC
VLIW
ZISC(英語版)
ハーバード・アーキテクチャ
ノイマン型
4ビット
8ビット
12ビット
16ビット
18ビット
24ビット
31ビット
32ビット
36ビット
48ビット
60ビット
64ビット
128ビット
並列処理
パイプライン
命令パイプライン
イン・オーダー&アウト・オブ・オーダー
レジスタ・リネーミング
投機的実行
レベル
ビット
命令
スーパースカラー
データ
タスク
スレッド
マルチスレッディング
同時マルチスレッディング
ハイパースレッディング
スーパースレッディング(英語版)
コア
シングルコア
マルチコア
ホモジニアスマルチコア
ヘテロジニアスマルチコア
フリンの分類
SISD
SIMD
MISD
MIMD
タイプ
マイクロプロセッサ
DSP
次ページ記事の検索おまかせリスト▼オプションを表示暇つぶしWikipedia
Size:48 KB
出典: フリー百科事典『ウィキペディア(Wikipedia)』
担当:undef