キャッシュメモリ
[Wikipedia|▼Menu]
■オプション
記事を表示
Wikipediaで表示
ノートへ移動
Googleで表示
 ↑画像参照
コピペモード
□本文ページのURL

■[キャッシュメモリ]を検索
Wikipedia内
Google携帯サイト
Google一般サイト
Yahoo!モバイル
Uncyclopedia
2chスレッド
□ハッシュ
  4丁目2384番地
■キーワードリンク一覧


CPU
データ
命令
情報
主記憶装置
バス
メモリ
伝送路
ノイマンズ・ボトルネック
ムーアの法則
記憶階層
アクセス
アドレス
コピー
キャッシュ (コンピュータシステム)
意義

データ帯域


単精度浮動小数点
行列ベクトル積
Haswell
[1]
FMA
inst.
[2]
[3]
[4]

スタティックRAM
フラグ
データ格納構造
ライン
入替え
データ更新方式
キャッシュ階層
アーキテクチャ
キャッシュ階層


記憶階層

[5]
マルチスレッド
L2キャッシュ
[6]
2013年
データ格納構造


スループット
ビット

連想メモリ
ライン入替え方式 (Refill)


アルゴリズム
時間的局所性


キャッシュコヒーレンシ
コヒーレンシ
バススヌーピング
プロトコル
その他機構

プリフェッチ
目的別分類

ハーバードアーキテクチャ
インテル
CISC
RISC
トランスメタ
Crusoe
コールスタック
トランスピュータ
AMD Am29000
レジスタ・ウィンドウ
ソフトウェアへの影響


透過的
Solaris
構造体
[7]
サン
メモリインターリーブ
Linuxカーネル
FreeBSD
GNU ld
ELF
整列


次ページ
元文表示
記事の検索
おまかせリスト
▼オプションを表示
ブックマーク登録
mixiチェック!
Twitterに投稿
オプション/リンク一覧
話題のニュース
列車運行情報
暇つぶしWikipedia

Size:38 KB
出典: フリー百科事典『ウィキペディア(Wikipedia)
担当:undef