ゲート絶縁膜
[Wikipedia|▼Menu]
N型チャネルMOSFET模式図

ゲート絶縁膜(ゲートぜつえんまく)とは、電界効果トランジスタ (FET) において、ゲートとチャネル(基板)の間に存在する絶縁膜。

最先端プロセスにおいて、ゲート絶縁体は以下のような多くの制限を受ける。

電気的にクリーンな基板との界面(低密度の電子の量子状態)。

電気容量。FET相互コンダクタンスを増加させる。

厚さ。絶縁破壊トンネル効果によるリーク電流を避ける。

電気容量と厚さの制限はほとんど直接的に互いに対立している。Si基板を用いたFETでは、基板材料であるシリコン酸化した熱酸化シリコン(二酸化ケイ素、ゲート酸化膜と呼ばれる)を主に用いている。これは熱酸化膜が非常にクリーンな界面を持つためである。TFTなどにおいては、ガラス融点の関係上熱酸化はできず、プラズマを用いた化学気相成長プラズマCVD)などで成膜がなされる。半導体業界では、同じ厚さでも電気容量が高くなる高誘電率の代替材料が求められている。詳細は「High-k誘電体」を参照
開発史

電界効果トランジスタに使用される最も初期のゲート絶縁膜は二酸化ケイ素(SiO2)であった。シリコンと二酸化シリコンの表面不動態化処理プロセスは、1950年代後半にベル研究所のモハメド・アタラによって開発され、最初のMOSFET(金属-酸化膜-半導体電界効果トランジスタ)に使用された。現在でも二酸化シリコンはMOSFETのゲート絶縁膜として標準的に使用されている[1]
脚注^ Kooi†, E.; Schmitz, A. (2005). “Brief Notes on the History of Gate Dielectrics in MOS Devices” (英語). High Dielectric Constant Materials: VLSI MOSFET Applications. Springer Series in Advanced Microelectronics (Springer Berlin Heidelberg) 16: 33?44. doi:10.1007/3-540-26462-0_2. .mw-parser-output cite.citation{font-style:inherit;word-wrap:break-word}.mw-parser-output .citation q{quotes:"\"""\"""'""'"}.mw-parser-output .citation.cs-ja1 q,.mw-parser-output .citation.cs-ja2 q{quotes:"「""」""『""』"}.mw-parser-output .citation:target{background-color:rgba(0,127,255,0.133)}.mw-parser-output .id-lock-free a,.mw-parser-output .citation .cs1-lock-free a{background:url("//upload.wikimedia.org/wikipedia/commons/6/65/Lock-green.svg")right 0.1em center/9px no-repeat}.mw-parser-output .id-lock-limited a,.mw-parser-output .id-lock-registration a,.mw-parser-output .citation .cs1-lock-limited a,.mw-parser-output .citation .cs1-lock-registration a{background:url("//upload.wikimedia.org/wikipedia/commons/d/d6/Lock-gray-alt-2.svg")right 0.1em center/9px no-repeat}.mw-parser-output .id-lock-subscription a,.mw-parser-output .citation .cs1-lock-subscription a{background:url("//upload.wikimedia.org/wikipedia/commons/a/aa/Lock-red-alt-2.svg")right 0.1em center/9px no-repeat}.mw-parser-output .cs1-ws-icon a{background:url("//upload.wikimedia.org/wikipedia/commons/4/4c/Wikisource-logo.svg")right 0.1em center/12px no-repeat}.mw-parser-output .cs1-code{color:inherit;background:inherit;border:none;padding:inherit}.mw-parser-output .cs1-hidden-error{display:none;color:#d33}.mw-parser-output .cs1-visible-error{color:#d33}.mw-parser-output .cs1-maint{display:none;color:#3a3;margin-left:0.3em}.mw-parser-output .cs1-format{font-size:95%}.mw-parser-output .cs1-kern-left{padding-left:0.2em}.mw-parser-output .cs1-kern-right{padding-right:0.2em}.mw-parser-output .citation .mw-selflink{font-weight:inherit}ISBN 978-3-540-21081-8

参考文献

『厚膜IC化技術』日本マイクロエレクトロニクス協会編、工業調査会、1983年、
ISBN 9784769310341

『シリコン集積素子技術の基礎』バーガー 著/菅野卓雄 訳、地人書館、1970年

『薄膜化技術』早川 茂・和佐清孝、共立出版 、1992年、ISBN 9784320084971

『薄膜の基本技術 第2版 / 物理工学実験5』金原 粲、東京大学出版会、1987年、ISBN 9784130630412

『化学技術者のための超LSI技術入門』化学工学協会 編、培風館、1989年、ISBN 9784563045142

『絵とき「薄膜」基礎のきそ (Electronics Series)』 小林 春洋、日刊工業新聞社、2006年、ISBN 9784526057915

『Silicon Processing for the VLSI Era: Volume1 - Process Technology』 Stanley Wolf / Richard N. Tauber、Lattice Press、1986年、ISBN 9780961672133

関連項目

電界効果トランジスタ

絶縁 (電気)

原子層堆積

外部リンク

QBD (electronics)

.mw-parser-output .asbox{position:relative;overflow:hidden}.mw-parser-output .asbox table{background:transparent}.mw-parser-output .asbox p{margin:0}.mw-parser-output .asbox p+p{margin-top:0.25em}.mw-parser-output .asbox{font-size:90%}.mw-parser-output .asbox-note{font-size:90%}.mw-parser-output .asbox .navbar{position:absolute;top:-0.90em;right:1em;display:none}


次ページ
記事の検索
おまかせリスト
▼オプションを表示
ブックマーク登録
mixiチェック!
Twitterに投稿
オプション/リンク一覧
話題のニュース
列車運行情報
暇つぶしWikipedia

Size:14 KB
出典: フリー百科事典『ウィキペディア(Wikipedia)
担当:undef